TUGAS PENDAHULUAN 1



 1.)     Kondisi [kembali]

Percobaan 1 kondisi 14 :

Buatlah rangkaian J-K flip flop dan D flip flop seperti pada gambar pada percobaan dengan ketentuan input B0=1, B1=1, B2=0, B3=clock, B4=1, B5=1, B6=1

 2.)     Gambar Rangkaian Simulasi [kembali]











 3.)     Video Simulasi [kembali]

Berikut video simulasi dari rangkaian:







 4.)     Prinsip Kerja [kembali]


Pada gambar rangkaian tersebut, dapat dilihat bahwa rangkaian memiliki satu kondisi stabil. Rangkaian ini merupakan J-K Flip-Flop, di mana kaki S (Set) terhubung ke output B1 yang bernilai logika 1, dan kaki R (Reset) terhubung ke output B0 yang juga bernilai logika 1. Output B2 yang bernilai logika 0 terhubung ke kaki input J, sedangkan kaki K menerima input dari B4 yang bernilai logika 1. 

Pada input kaki CLCK, dipasang sinyal Clock yang berfungsi untuk mengatur apakah input akan aktif pada level High (logika 1) atau Low (logika 0). Pada J-K Flip-Flop, langkah pertama adalah mengecek kondisi clock, apakah aktif pada Low atau High. Jika clock aktif pada Low, maka agar rangkaian aktif, nilainya harus 0. Karena pada rangkaian ini kaki R dan S bernilai 1, rangkaian tidak aktif, sehingga output Q bernilai 0 dan output Q' bernilai 1, sesuai dengan sifat kebalikan dari output Q. Input J dan K tidak aktif karena keduanya bernilai 1, sedangkan syarat untuk aktif adalah input bernilai 0.

Untuk rangkaian D Flip-Flop, kaki input D terhubung ke B5 yang bernilai 1, dan kaki input clock terhubung ke B6 yang juga bernilai 1. Pada rangkaian ini, clock aktif pada level High, yang berarti rangkaian akan aktif jika input bernilai 1. Karena kaki input D bernilai 1, rangkaian menjadi aktif, sehingga output Q bernilai 0, dan output Q' bernilai 1 sebagai kebalikan dari output Q.


 5.)     Download File [kembali]

Download file HTML 
Download file rangkaian disini
Download file video disini
Download Datasheet IC7474 disini
Download Datasheet IC74LS112A disini













Komentar

Postingan populer dari blog ini